The OpenNET Project / Index page

[ новости /+++ | форум | теги | ]

Open-V может стать первым массово производимым открытым чипом с архитектурой RISC-V

29.11.2016 21:31

Стартовала кампания по сбору средств на организацию производства Open-V, полностью свободного (open hardware) и с открытым исходным кодом 32-разрядного микроконтроллера с архитектурой RISC-V. Чип будет производиться по техпроцессу 130нм и нацелен на прямую конкуренцию с микроконтроллерами на основе ARM M0. Кампания по сбору средств позволит запустить массовое производство Open-V и сделать его доступным для всех. Первоначально планируется выпустить около 70 тысяч штук, что сделает Open-V первым массово производимым чипом с архитектурой RISC-V.

Все файлы проекта OnChip Open-V, в том числе схемы уровня регистровых передач (RTL), файлы для CPU и всей периферии, а также использованный инструментарий для разработки и тестирования, полностью открыты и опубликованы под лицензией MIT на GitHub. Развитие Open-V как открытого проекта позволяет любому желающему полностью понять, как работает оборудование, подготовить модифицированные варианты интегральных схем, оптимизировать параметры под свои нужды, организовать обучение инженеров на реально работающем примере, самостоятельно отлаживать и исправлять проблемы не дожидаясь реакции производителя, минимизировать издержки за счёт избавления от необходимости оплаты лицензионных отчислений.



  1. Главная ссылка к новости (https://www.crowdsupply.com/on...)
  2. OpenNews: Первые результаты портирования Debian для архитектуры OpenRISC
  3. OpenNews: Зафиксировано коммерческое применение открытых процессоров OpenRISC
  4. OpenNews: В ядро Linux 3.1 добавлена поддержка открытого микропроцессора OpenRISC
  5. OpenNews: В OpenRisc добавлена возможность запуска Linux
Автор новости: NoOn3
Лицензия: CC BY 3.0
Короткая ссылка: https://opennet.ru/45585-risc
Ключевые слова: risc, open-v
При перепечатке указание ссылки на opennet.ru обязательно


Обсуждение (28) Ajax | 1 уровень | Линейный | +/- | Раскрыть всё | RSS
  • 1.2, Аноним (-), 00:03, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • +8 +/
    отлично!
     
  • 1.3, Аноним (-), 00:58, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • +7 +/
    "RISC is good" "RISC will change everything"

                       Angelina Jolie, Hackers (1995)

     
  • 1.4, Аноним (-), 01:42, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • –1 +/
    А как у него с готовностью для десктопа?
     
     
  • 2.5, Crazy Alex (ok), 01:53, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +6 +/
    Ты в курсе, что такое Cortex M0?
     
     
  • 3.11, Аноним (-), 12:34, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +5 +/
    > Ты в курсе, что такое Cortex M0?

    Если его устроит китайский тетрис в роли десктопа - дело в шляпе! :)

     
     
  • 4.15, Аноним (-), 14:22, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +1 +/
    >китайский тетрис в роли десктопа

    Если "прогресс" в зондостроении не остановится (а ему вроде и не с чего), то этому вашему Open-V придётся многих устроить. Поэтому - всемерных успехов проекту!

     
     
  • 5.22, Аноним (-), 16:00, 02/12/2016 [^] [^^] [^^^] [ответить]  
  • +/
    Ну это, нынче есть и всякие более забористые вещицы с MMU на борту. И даже 64-битные. В частности народ пилит OpenRISC и Risc-V 64-битные.
     
  • 2.6, Добрый любитель булок. (?), 02:40, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • –1 +/
    Свикипедено:
    Средства разработки

    Поддерживается GCC для С и C++, библиотекой libc выступает newlib или uClibc. Компания Dynalith предоставляет OpenIDEA, среду разработки. В 2012 году был начат проект по портированию LLVM для OpenRISC 1000[13].

    Проект OR1K предоставляет симулятор or1ksim. Основная реализация, OR1200, может использоваться как RTL модель. Существует SystemC модель ORPSoC с потактовой точностью.

    Высокоскоростная модель OpenRISC 1200 продается в виде Open Virtual Platforms от компании Imperas.
    Операционные системы
    Linux

    Ядро Linux начиная с версии 3.1.[14] (32-битные процессоры OpenRISC 1000 - or1k).[15]
    ОСРВ
    RTEMS, FreeRTOS, eCos.

     
     
  • 3.7, Аноним (-), 06:56, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +6 +/
    OR1K, это устаревшая архитектура от opencores и к risc-v отношения не имеет.

    RISC-V - ISA с набором из нескольких спецификаций - от многоядерных систем, которые могут исполнять linux+glibc (http://www.lowrisc.org/) до softcore/аналогов cortex m0.

    Концепция группы, которая продвигает risc-v: в современных процессорах ISA не самая большая и не самая сложная часть, но именно эту часть видно разработчикам софта (компиляторов, jit) и операционных систем. Текущая привязка к power/x86/arm заставляет платить лицензионные отчисления за воздух: языком софтового мира ISA это API (или заголовочные файлы).

    С другой стороны было бы неплохо, чтобы разработчики новых процессоров точно знали, что их процессор будет совместим с любым существующим софтом (бороться всё равно ещё много где можно - быстре - энергоэфективнее - дешевле и тут уже реальная польза от патентов/лицензий).

     

  • 1.8, qwerty (??), 11:05, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • +/
    ждем в скором времени, в рамках импортозамещения, "отечественного" процессора Березка-V
     
     
  • 2.12, Аноним (-), 12:36, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +3 +/
    > ждем в скором времени, в рамках импортозамещения, "отечественного" процессора Березка-V

    А за него будут просить 5 кусков? Чтобы от эльбруса не отставать.

     
  • 2.14, Аноним (-), 13:32, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • –1 +/
    Это было бы не так плохо если цена адекватная и возможность приобрести без проблем...
     

  • 1.9, Аноним (-), 11:38, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • –2 +/
    > Чип будет производиться по техпроцессу 130нм и нацелен на прямую конкуренцию с микроконтроллерами на основе ARM M0

    Характеристики чипа где-нибудь выложены? Сколько ядер будет?

     
     
  • 2.10, Аноним (-), 11:49, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +/
    cortex m0 это микроконтроллеры на замену 8битным атмегам и stm8 и частично могут заменить слабые 16-битные.

    Обычно частоты около 48MHz и 4-32КБ SRAM (оперативы).

    Ядро - одно, конкретно этот:
    Processor
    RISC-V ISA version 2.1
    1.2 V operation
    Memory
    8 KB SRAM
    Clock
    32 KHz - 160 MHz

     
     
  • 3.13, Аноним (-), 12:41, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +/
    > cortex m0 это микроконтроллеры на замену 8битным атмегам и stm8 и частично
    > могут заменить слабые 16-битные.

    Я бы сказал что 16-битники всегда были ни два ни полтора и заменять их даже особо и не придется. Их живых почти и не осталось. Есть Ti MSP 430. Ну и вроде бы все. Этот не сказать что сильно популярный - ценовая политика техаса всегда была невменяемой.

     

  • 1.16, gugu (?), 14:49, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • –1 +/
    хехе, как оно сможет конкурировать с тем же STM32F030, который есть свободно в продаже по 0.3$ ? Там даже АЦП 12-битный в отличии от 10-битного в этом RISC-V...
     
     
  • 2.17, Crazy Alex (ok), 17:22, 30/11/2016 [^] [^^] [^^^] [ответить]  
  • +1 +/
    Ты натурально не понимаешь, о чём речь? Если они запустятся - то:
    1) есть шанс, что смогут впрямую - со временем, здесь как обычно - большие начальные затраты, дальше проще
    2) есть шанс, что кто-то другой (хоть и тот же STM, или Espressif какой) начнёт делать процы с этой ISA.


    Фактически те, кто поддерживают эту краудсорсинговую компанию, либо делают это из идеологических соображений, либо считают, что архитектура взлетит и хотят получить фору в её освоении. Сотня баксов за это - не деньги.

     
  • 2.28, Аноним (-), 20:16, 03/12/2016 [^] [^^] [^^^] [ответить]  
  • +/
    > хехе, как оно сможет конкурировать с тем же STM32F030, который есть свободно
    > в продаже по 0.3$ ? Там даже АЦП 12-битный в отличии
    > от 10-битного в этом RISC-V...

    Наивный вопрос: для чего ты используешь ЦАП F030 что это такая большая проблема? :)

     

  • 1.19, Вареник (?), 23:55, 30/11/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • +/
    Отличная архитектура, ждемс выхода.
     
  • 1.20, xm (ok), 22:09, 01/12/2016 [ответить] [﹢﹢﹢] [ · · · ]  
  • –1 +/
    FreBSD с начала года активно систему под эту архитектуру
    https://wiki.freebsd.org/riscv
     
     
  • 2.21, Andrey Mitrofanov (?), 14:53, 02/12/2016 [^] [^^] [^^^] [ответить]  
  • –1 +/
    > FreBSD с начала года активно систему под эту архитектуру
    > https://wiki.freebsd.org/riscv

    Это прекрасно! Целых три процессора!! Эмулируемых.

    И в этой новости Вы вспомнили свой фетиш, отделив его https://en.wikipedia.org/wiki/RISC-V#Software от другого "неправильного" ядра потому, что ....  ??

    Всё ещё питаете иллюзии по поводу FreeBSD в embedded, в IoT? ...в микроконтроллерах!!?

     
     
  • 3.25, Аноним (-), 14:46, 03/12/2016 [^] [^^] [^^^] [ответить]  
  • +/
    Лично я не верю во FreeBSD на слабосильном железе. После zrouter.org
    А embedded он разный бывает.
     
     
  • 4.27, Аноним (-), 17:40, 03/12/2016 [^] [^^] [^^^] [ответить]  
  • +1 +/
    > Лично я не верю во FreeBSD на слабосильном железе. После zrouter.org

    О как, бобик оказывается сдох - последняя новость от 2011 года.

    > А embedded он разный бывает.

    Запустить фрибзду на микроконтроллере? Это фантомас в очках на аэроплане, только в инженерии.

     
  • 2.23, Аноним (-), 16:02, 02/12/2016 [^] [^^] [^^^] [ответить]  
  • +1 +/
    > FreBSD с начала года активно систему под эту архитектуру

    Как всегда будет поддерживаться целое процессорное ядро и UART? :)


     
     
  • 3.24, Andrey Mitrofanov (?), 16:44, 02/12/2016 [^] [^^] [^^^] [ответить]  
  • +1 +/
    >> FreBSD с начала года активно систему под эту архитектуру
    > Как всегда будет поддерживаться целое процессорное ядро и UART? :)

    Ожидают прибытия hyper-v!

     
     
  • 4.26, Аноним (-), 17:30, 03/12/2016 [^] [^^] [^^^] [ответить]  
  • +/
    > Ожидают прибытия hyper-v!

    Если фрибздюки все это на штуке типа cortex M0 запустят - так, что там вместо нобелевки для програмеров? Если они смогут - дайте две.

     
     
  • 5.29, Andrey Mitrofanov (?), 16:38, 04/12/2016 [^] [^^] [^^^] [ответить]  
  • +/
    >> Ожидают прибытия hyper-v!
    > Если фрибздюки все это на штуке типа cortex M0 запустят - так,
    > что там вместо нобелевки для програмеров? Если они смогут - дайте
    > две.

    Дарвин что-то такое раздавал.

     

  • 1.30, Dennis (??), 17:24, 19/11/2017 [ответить] [﹢﹢﹢] [ · · · ]  
  • +/
    130нм? Япошки уже станки делают для производства 5нм чипов.
     

     Добавить комментарий
    Имя:
    E-Mail:
    Текст:



    Партнёры:
    PostgresPro
    Inferno Solutions
    Hosting by Hoster.ru
    Хостинг:

    Закладки на сайте
    Проследить за страницей
    Created 1996-2024 by Maxim Chirkov
    Добавить, Поддержать, Вебмастеру